设计工具
公司

美光参加 2019 年度 Xilinx 开发者论坛

Donato Bianco、Jay Walstrum、Redge Villanueva | 2020 年 2 月

上一季度,美光嵌入式业务部门是 2019 年荷兰海牙赛灵思开发者论坛 (Xilinx Developer Forum, XDF) 欧洲站的铜牌赞助商,并参加了 2019 年美国加利福尼亚州圣何塞 XDF 的美国站活动。XDF 是 Xilinx 及其生态系统合作伙伴齐聚一堂分享最新技术创新成果的重要技术活动之一。欧洲站和美国站参与者分别超过 800 和 1,300 人,现场气氛非常热烈!开发人员、媒体和 Xilinx 员工积极参加各种活动,如技术会议、动手实验室、研讨会,倾听众多演讲者的精彩演讲和参观合作伙伴展台。

海牙 2019 年 XDF 演示区
Donato Bianco 在 2019 年海牙 XDF 期间于美光展台前

美光在 XDF 欧洲站设有展台,现场演示了在搭载美光 DDR4 和 LPDDR4x 器件的 Xilinx Versal VCK190 评估电路板上运行最新版 Vivado 2019.2 软件实现的性能。该过程成功演示了 DDR4-3200 和 LPDDR4x-4266 内存校准测试和数据眼扫描,这对客户的调试活动大有裨益。

 

在 2019 年海牙 XDF 上,我们现场演示了 Versal ACAP 开发电路板的校准和数据眼扫描功能,该开发电路板搭载了美光 DDR4 和 LPDDR4x 内存

我们还展示了搭载了美光 LPDDR4x、DDR4、e.MMC 和 SPI NOR 闪存的各种 Xilinx 开发电路板。下图为 Zynq Ultrascale+ MPSoC ZCU102 电路板。展台上的电视监视器展示了搭载美光 DRAM 和闪存的 Xilinx 电路板的幻灯片。

搭载美光内存的 ZCU102 电路板

展台上还展出了美光 Xccela™ 闪存开发套件。这是搭载美光 Xccela 闪存的子卡,用于 Xilinx Zynq-7000 Zedboard™。客户可以使用连接到 Zedboard 的此子卡,测试美光 Xccela 闪存的性能。

搭载美光 DDR3L 内存和 Xccela 闪存子卡的 Zedboard。

在 2019 年圣何塞 XDF 展会上,美光计算与网络业务部门高级副总裁兼总经理 Tom Eby 作为演讲嘉宾出席了 Xilinx 的一场主题演讲活动,谈论了美光内存和 Xilinx 解决方案如何在数据中心和机器学习应用中协同工作。

Tom Eby 出席在美国加利福尼亚州圣何塞举行的 2019 年 XDF

Eby 简要介绍了美光如何将信息视为当今颇为关键的资源,信息是需要加以利用的机遇,而非需要克服的挑战。信息是一种原材料,只要有适当的愿景、工具和技能,就能将其转化为加速智能,激励全世界更快地学习、交流和进步。

Versal ACAP 平台将 AI 应用视为一项动态活动,为数据中心架构提供高性能和灵活的解决方案。Versal 的内存支持 DDR4,并将支持未来的高性能内存,为这一瞬息万变的市场领域提供所需的理想效率和适应性。Xilinx 解决方案的灵活性使其成为快速将定制内存解决方案推向市场的理想合作伙伴,特别是对于超大规模客户而言。

2019 年 XDF 欧洲站和美国站活动,不仅让美光有机会展示其美国和欧洲团队在活动筹备期间的团队合作,而且特别展示了我们与 Xilinx 长期而宝贵的合作关系。

Sr. Ecosystem Enablement Manager

Donato Bianco

Attracted to technology since the era of 300 baud modems, Donato Bianco works to drive and develop business with ecosystem partners in EMEA. He endeavors to positively influence the conditions of our communities and the environment in both his personal and professional life. Donato holds a master’s degree in electronics.

Sr. Manager, Enterprise Business Development

Jay Walstrum

Jay Walstrum is a Senior System Architect for Micron’s Compute and Networking Business Unit, where he is focusing on new opportunities in the three to five-plus year timeframe. In his role, he also applies innovative technologies and memory architectures to solve customer system-level challenges.

Jay’s responsibilities include working closely with a market-strategy team to identify new technology, applications, product/architecture specifications, customers, and markets for new product concepts. He also actively works with customer system architects, technologists, third-party developers, and Micron’s Research and Development team to identify, define, and architect innovative memory solutions.

Before beginning with Micron in January 2013, Jay spent 22 years at Xilinx Corp, where he held various positions ranging from the Director of Quality, to the Senior Product Planning Manager, to the Strategic and Technical Marketing Leader.

Jay holds a BSEE from University of Southern California. He holds 11 patents in the areas of FPGA system Solutions and memory interface architecture.

Sr. Ecosystem Enablement Manager

Redge Villanueva

Redge Villanueva is a Senior Ecosystem Manager at Micron, enabling Micron memories on SoC platforms for automotive and embedded applications. She has held engineering and marketing roles at Intel and Micron for 25 years. Redge holds a BSECE from University of Santo Tomas and an MBA from Sacramento State University.